A modern mikroelektronikai tervezéshez elengedhetetlenek az automatizált tervezőeszközök. A legnagyobb kihívást a jó minőségű, magas szintű logikai szintézist (High-Level Logic Synthesis – HLS) alkalmazó eszközök elkészítése jelenti, mert a modern, rendkívül komplex mikroelektronikai eszközök csak ilyen módszerek alkalmazásával tervezhetők. A könyv lépésről lépésre, példákkal illusztrálva mutatja be a magas szintű logikai szintézis módszereit és algoritmusait. Először a gráfon végezhető műveleteket ismerteti, amelyek az eszköz újraindítási idejének csökkentésére irányulnak. Részletesen tárgyalja a különböző (IPL, liastás, Force-Directed) időzítési algoritmusokat. Kitér a speciális és problematikus esetekre, mint a rekurzív hurkok kezelése vagy a pipe-line üzemmódú működés. Végül ismert HLS benchmarkok bemutatása zárja a könyvet, amelyekkel az egyes algoritmusok eredményei vizsgálhatók.
The pipelined mode of data processing has been developed in response to the growing complexity and increased speed requirement of ASICs (application specific integrated circuits). Providing an insight into the High Level Synthesis (HLS) algorithms used for the pipelined datapaths of hardware components, the book illustrates these methodologies in hardware/software co-design and ystem level synthesis.
This accessible guide to high level synthesis will appeal to advanced students in electrical engineering and computer science. Hardware engineers and designers using pipelined datapaths and logic synthesis will also find this an indispensable aid.